Sistemas Digitales Lab 1



Comments



Description

SISTEMAS DIGITALESBIESTABLES ASINCRONOS Y SINCORNOS UNIVERSIDAD NACIONAL DEL CALLAO UNIVERSIDAD NACIONAL DEL CALLAO FACULTAD DE INGENIERÍA ELÉCTRICA Y ELECTRÓNICA ESCUELA PROFESIONAL DE INGENIERÍA ELECTRÓNICA Laboratorio de Sistemas Digitales PRE INFORME: BIESTABLES ASINCRONOS Y SINCRONOS CURSO: SISTEMAS DIGITALES PROFESOR: ALUMNO: Ing. UTRILLA SALAZAR DARIO OVALLE QUISPE GERSON CODIGO: 1313220302 2015 Describir el concepto de Biestable Asíncrono. es aquel dispositivo secuencial que monitorea sus entradas de manera continua haciendo que las salidas del dispositivo dependan solo de los estados de sus entradas esto de manera independiente de una señal de reloj (clock).SISTEMAS DIGITALES BIESTABLES ASINCRONOS Y SINCORNOS UNIVERSIDAD NACIONAL DEL CALLAO PARA EL INFORME PREVIO 1. Un biestable asíncrono. o Latch. analice su funcionamiento y mencione los tipos de latches. Tipos de latches: a) Latch RS (NAND) U1:A 1 R 2 3 S 0 0 0 1 1 0 U1:B 16 1 TABLA DE VERDAD 74LS00 LATCH RS (NAND) 74LS00 4 5 Qn 1 Qn 1 1 1 0 Qn 1 0 1 Qn b) Latch RS (NOR) U1:A 2 3 74LS02 U1:B R1 S Qn 1 Qn 1 0 0 1 1 0 1 0 1 Qn 1 0 0 5 4 6 TABLA DE VERDAD LATCH RS (NOR) 74LS02 Qn 0 1 0 . los activos por nivel y los activos por flanco. Son los circuitos que tienen una señal de control que indica cuando pueden cambiar de valor. Tipos de Flip Flops (F-F): a) F-F Tipo RS: b) F-F Tipo JK: c) F-F Tipo D: . Para establecer los instantes de tiempo en un circuito secuencial basado en biestable conlleva a la introducción de señales de reloj o clock que indicará dicho instante.SISTEMAS DIGITALES BIESTABLES ASINCRONOS Y SINCORNOS UNIVERSIDAD NACIONAL DEL CALLAO 2.Describir el concepto de Biestable síncrono. Hay de dos tipos. analice su funcionamiento y describa los tipos de Flip flops convencionales. analice su tabla de verdad y funcionamiento. De los manuales técnicos obtener los IC TTL y CMOS que realizan la función de latch y Flip Flops. .SISTEMAS DIGITALES BIESTABLES ASINCRONOS Y SINCORNOS UNIVERSIDAD NACIONAL DEL CALLAO d) F-F Tipo T: 3. Posee un reset común. un set común y también comparten el mismo reloj o clock. Se activan en flanco de bajada. con dos salidas de reset y clear que se activan en flanco de bajada. . 12 Q Q 8 CLK K1 K2 K3 2 9 10 11 J1 J2 J3 S 3 4 5 R 13 U1 6 7472 El 74107 o 74HC107 se comporta como un flip flop JK con una salida para reset. J 1 S 4 Q R 2 U1:A Q 15 CLK 16 3 K 14 7476 El 7472 o 74HC72 se comporta como un flip flop triple con entradas J y K independientes. se activa en flanco de bajada. poseen una salida a reset y se activan en flanco de bajada. U1:A 7473 1 Q 12 CLK K Q 13 2 3 J R 14 El 74HC76.SISTEMAS DIGITALES BIESTABLES ASINCRONOS Y SINCORNOS UNIVERSIDAD NACIONAL DEL CALLAO El 7473 y el 74HC73 tienen la misma representación. 74LS76 y 7476 son los flip flop comerciales. Q 5 CLK K Q 6 U1:A 74S113 El 74S114.SISTEMAS DIGITALES BIESTABLES ASINCRONOS Y SINCORNOS UNIVERSIDAD NACIONAL DEL CALLAO U1:A 74107 12 3 Q CLK K 2 Q 13 4 J R 1 El 74ALS112. Tienen salidas independientes y se activan en flanco de bajada. se activa en flanco de bajada. 1 Q Q 5 CLK K 15 2 J S 3 R 4 U1:A 6 74ALS112 3 1 2 J S 4 El 74LS113. . se activa en flanco de bajada. 74HC112 o 74S112 se comporta como un flip flop JK con dos salidas para reset y set. 741LS12. 74S113 o 74ALS113 se comporta como un flip flop JK con una salida para set. posee una enttrada comun para reset y dos diferentes de set. 74ALS114 o 74LS114 se comporta como un flip flop doble con clock comun. 5. 74F109. Un Flip-Flop maestro-esclavo es denominado también llamado principalsecundario. 4 Q Q 6 CLK K 1 3 J S 2 R 5 U1:A 7 74LS109 4. Están compuestos por dos RS. se usa para los dispositivos secuenciales que monitorea de forma continua sus entradas y cambia sus salidas independientemente de la señal de reloj. Analice el funcionamiento del Flip Flop Maestro-Esclavo. Esto es que. el nombre o término Latch. 74ALS109. un Flip-Flop utiliza como entrada CLK una señal de pulso mientras que el Latch utiliza una señal de nivel. JK o D síncronos en los que el . ¿Cuál es la diferencia principal entre un Latch y el Flip Flop? La diferencia radica que el término Flip-Flop se asume para un dispositivo secuencial que muestre sus entradas y cambie sus salidas en tiempos determinados por una señal de reloj (clock). Por otro lado. se activan en flanco de subida. investigar sus ventajas. 74HC109 o 74LS109 se comporta como un flip flop JK con dos entradas para reset y set.SISTEMAS DIGITALES BIESTABLES ASINCRONOS Y SINCORNOS UNIVERSIDAD NACIONAL DEL CALLAO U1 3 2 4 11 12 10 1 13 1J 1K 1S 2J 2K 2S 1Q 1Q 2Q 2Q 5 6 9 8 MR CLK 74LS114 El 7479. En ese intervalo de tiempo. Cuando llega el flanco negativo al esclavo. después de flanco negativo de reloj. este se habilita. El biestable maestro está habilitado cuando llega el flanco positivo. Debido a esto. hasta que el flanco positivo que active al maestro. La salida del esclavo es la salida del biestable completo. la salida del biestable esclavo será la equivalente a la salida almacenada en el biestable maestro. Toda variación hará que la salida cambie. Es en este instante donde toma la salida del maestro como entrada. las salidas irán acorde con las entradas. 6.SISTEMAS DIGITALES BIESTABLES ASINCRONOS Y SINCORNOS UNIVERSIDAD NACIONAL DEL CALLAO primero funcionará con el flanco de subida y el segundo tomará el rol con el flanco de bajada. En la siguiente imagen se presenta el esquema interno del flip flop MaestroEsclavo o Master-Slave: Tabla de transición: S R CP Q(t+1) 0 0 1 1 0 1 0 1     Q(t) 0 1 x Una de las ventajas de utilizar estos biestables es porque los Flip Flop MaestroEsclavo no se habilitan al mismo tiempo o de manera paralela. Es por ello que se les denomina que no son transparentes. a) Flip flops disparados por pulso . Describir las características de disparo de Flip Flops por pulso y por flanco. La información lograda en una de las transiciones de la señal de reloj se mantiene hasta que ocurra otro proceso similar. 7. Solo cambia de valor en los flancos de reloj que normalmente suelen ser en los de subida. utilizando flip flop J-K . El cambio a la salida del biestable se produce después del flanco de reloj. pero también pueden ser en los de bajada. b) Flip flops disparados por flanco Es la arquitectura más empleada para diseñar los circuitos. desarrollar los circuitos para convertir a : a) Flip Flop R-S Realizamos primero la tabla de conversión J-K Entradas Salidas S R Qn Qn+1 0 0 0 0 0 0 1 1 0 1 0 0 0 1 1 0 1 0 0 1 1 0 1 1 1 1 Invalido Invalido 1 1 Invalido Invalido Por Karnaugh: S-R Entradas J K 0 X X 0 0 X X 1 1 X X 0 - .SISTEMAS DIGITALES BIESTABLES ASINCRONOS Y SINCORNOS UNIVERSIDAD NACIONAL DEL CALLAO También llamados por nivel son aquellos que actúan solo con los niveles de amplitud 0 o 1. SISTEMAS DIGITALES BIESTABLES ASINCRONOS Y SINCORNOS UNIVERSIDAD NACIONAL DEL CALLAO b) Flip Flop D Realizamos su tabla de conversión: D Entradas D 0 0 1 1 Qn 0 1 0 1 Salidas Qn+1 0 0 1 0 Por Karnaguh obtenemos: c) Flip Flop T S-R Entradas J K 0 X X 1 1 X X 0 . SISTEMAS DIGITALES BIESTABLES ASINCRONOS Y SINCORNOS UNIVERSIDAD NACIONAL DEL CALLAO Realizamos su tabla de conversión: T Entradas T 0 0 1 1 Por Karnaugh Qn 0 1 0 1 Salidas Qn+1 0 1 1 0 S-R Entradas J K 0 X X 0 1 X X 1 .
Copyright © 2024 DOKUMEN.SITE Inc.