ORGANIZACIÓN DECOMPUTADORAS II creada por Hewlett-Packard y desarrollada conjuntamente por HP e Intel) que Intel lanzó al mercado. Itanium no era superior a los microprocesadores contemporáneos RISC y CISC. Las mejoras incluyen: 16 veces el número de registros de propósito general (128 en total) 16 veces el número de registros de punto flotante (128 en total) Mecanismo de rotación de registros para mantener los valores en los registros ante llamadas a funciones Intel Itanium El Itanium. y en el segmento alto con las arquitecturas IBM POWER y Sun SPARC. Estaba disponible en versiones a 733 u 800 MHz. mediante la exposición por parte del estudiante de su reporte técnico elaborado en la actividad N° 6. IA-64 La arquitectura IA-64 ("Intel Arquitecture.ACTIVIDAD DE APRENDIZAJE 7 "ARQUITECTURA DE UN PROCESADOR x86-IA64 (CISC)" Objetivo General: Evaluar el grado de comprensión del estudiante respecto de las características del Modelo de programación de la Arquitectura de procesadores x86- IA64 tipo CISC. fue el primer microprocesador de la arquitectura Intel Itanium(antes llamada IA64. Compitió por el segmento bajo del mercado (de 4 CPUs para abajo) con los servidores basados en los procesadores x86. Itanium no precisa de hardware elaborado para seguir la pista de las dependencias de las instrucciones durante la ejecución paralela. con el compilador tomando decisiones sobre qué instrucciones deben ejecutarse en paralelo. IA-64 es la arquitectura utilizada por la línea de procesadores Itanium. también conocido por su nombre en código Merced. no es directamente compatible con el conjunto de instrucciones IA-32. Tiene un conjunto de instrucciones completamente diferente y use un diseño VLIW en lugar de out-of-order execution (ejecución fuera de orden). 96 KB de caché de segundo nivel integrada en el núcleo y 2 o 4 MB de caché de tercer nivel exterior al núcleo. Aunque su lanzamiento inicialmente se planeó para 1998. no se produjo hasta mayo de 2001. pero era muy lenta. Este acercamiento permite que el procesador ejecute hasta seis instrucciones por ciclo de reloj. 64-bit") de Intel. Intel optó por el uso de un emulador por software. La arquitectura se basa en un explícito paralelismo a nivel de instrucción. En el momento de su lanzamiento (Junio de 2001). Itanium inicialmente incluía soporte en hardware para emulación IA-32. Este procesador se fabricaba utilizando un proceso de 180 nm y disponía de 32 KB de memoria caché de primer nivel (16 para datos y 16 para instrucciones). a pesar de tener un nombre similar. lanzada en 1999.Intel reposicionó al Itanium para concentrarse en la gama alta . La arquitectura del Itanium se diferencia drásticamente de las arquitecturas x86 y x86-64 usadas en otros procesadores de Intel. A diferencia de otras arquitecturas superescalares. debido a la disponibilidad limitada causada por baja producción. mientras que la arquitectura x86 de 32 bits crece en el espacio empresarial. Los procesadores Intel Itanium 2 representan un complejo diseño con más de 1700 millones de transistores. Solamente algunos miles de los Itanium se vendieron. Actualmente. en 2002. procesamiento de instrucciones explícitamente en paralelo). Su éxito se limita a reemplazar a los sistemas PA-RISC y Alpha de HP y a los MIPS en los HPC de Silicon Graphics. POWER y SPARC permanecen fuertes. Linux. Sin embargo. es una arquitectura de 64 bits desarrollada por Intel en cooperación con Hewlett- Packard para su línea de procesadores Itanium e Itanium 2. IBM creó un supercomputador basado en este procesador. o sea si . x86 es la arquitectura horizontal preeminente en el mercado empresarial. Con las economías de escala alimentadas por su enorme base instalada. Arquitectura Intel Itanium Intel Itanium. mejoramiento de confiabilidad y niveles de rendimiento. relativamente pobre rendimiento y alto coste. Intel y HP reconocen que Itanium no es competitivo y lo reemplazan por el Itanium 2 un año antes de lo planeado. los servidores y sistemas de cómputo de alto desempeño basados en el procesador Itanium ofrecen soporte de misión crítica para Windows. Unix y otros sistemas operativos. Usa direcciones de memoria de 64 bits y está basada en el modelo EPIC[1] (Explicitly Parallel Instruction Computing. La serie de procesadores Intel Itanium 2 ofrece al usuario final una amplia gama de opciones de software con más de 8000 aplicaciones en producción. Formato de instrucciones El formato de las instrucciones incluiría lo siguiente: opcode predicate register (6 bits) registro fuente 1 (7 bits) registro fuente 2 (7 bits) registro destino (7 bits) campos especiales para aritmética entera y de punto flotante El compilador agrupa 3 instrucciones en un "paquete" de 128 bits. múltiples vendedores de sistemas). intentando duplicar el acertado esquema de mercado horizontal de los x86 (una sola arquitectura.y los ordenadores HPC. esas máquinas eran útiles para desarrollar software para los Itanium 2. Cada paquete contiene además de las tres instrucciones un campo template que indica las dependencias entre instrucciones. lo que les permite ofrecer muy altas capacidades de virtualización. antes conocida como IA-64 (Intel Architecture-64). Tomando en cuenta esto último. etc. o todas se pueden ejecutar en forma paralela.uchile.. Usa direcciones de memoria de 64 bits y está basada en el modelo EPIC (Explicitly Parallel Instruction Computing. A diferencia de productos de los pocos fabricantes de procesadores RISC que siguen operando.cl/~rbaeza/cursos/proyarq/xnoguer/resumen2. es una arquitectura de 64 bits desarrollada por Intel en cooperación con Hewlett-Packard para su línea de procesadores Itanium e Itanium2. de manera que se pueda encadenar cualquier número de instrucciones para ser ejecutadas paralelamente. 64-bit") de Intel. Es una arquitectura de 64 bits utilizada para procesadores Intel Itanium. es alrededor de un 33% mayor (3 instrucciones en 128 bits comparado con 4 en la misma cantidad de bits para un RISC).una instrucción debe ejecutarse secuencialmente respecto a las otras 2. la serie de procesadores Intel Itanium2 ofrece libertad al usuario final a través de una amplia gama de opciones de software con más de 8000 aplicaciones en producción.pdf https://users. La arquitectura IA-64 ("Intel Arquitectura. Los procesadores Intel Itanium2 representan el diseño de producto más complejo del mundo con más de 1700 millones de transistores. no es directamente compatible con el conjunto de instrucciones IA-32. antes conocida como IA-64 (Intel Architecture-64). comparado con el de un procesador RISC con instrucciones de 32 bits. Referencias https://ccc.mx/~balderas/documents/misc/ia-64-itanium-2-2002. Linux.inaoep. a pesar de tener un nombre similar. procesamiento de instrucciones explícitamente en paralelo).dcc. el template debería tener un mínimo de 3 bits (posiblemente algunos mas).html . Conclusión. Además contiene información con respecto a si estas instrucciones se pueden ejecutar en forma paralela con las del siguiente paquete. Los servidores y sistemas de cómputo de alto desempeño basados en el procesador Itanium ofrecen soporte de misión crítica para Windows.. Tiene un conjunto de instrucciones completamente diferente y use un diseño VLIM – Very Long Instruction Word en lugar de out-of-order execution (ejecución fuera de orden). Intel Itanium. Unix y otros sistemas operativos. Pero el tamaño del código. y por lo tanto cada instrucción tendría alrededor de 40 bits. lanzada en 1999. Esto permite obtener sólidas capacidades de virtualización. mejorar la confiabilidad y niveles de rendimiento líderes del mercado.