Familias Logicas Electronica

March 23, 2018 | Author: Bryan Carrillo | Category: Cmos, Logic Gate, Transistor, Integrated Circuit, Electronics


Comments



Description

UTN REG. SANTA FE – ELECTRONICA – ING.ELECTRICA 5-2- Familias lógicas en los circuitos integrados digitales electrónicos ---------------------------------------------------------------------------------------------------------FAMILIAS LOGICAS EN LOS CIRCUITOS DIGITALES Introducción: La realización de sistemas de control y de gestión, mediante el uso de las compuertas lógicas electrónicas (de nivel eléctrico), ha tenido un desarrollo tecnológico muy importante, a medida que fue avanzando el tiempo a partir de su aplicación, a principios de la década del 60. De allí que aparecieron diferentes tecnologías para la realización de las funciones lógicas, desde las básicas (and, not, or, nor, nand, en escala de integración SSI), hasta las mas complejas (sumadores, codificadores, memorias, microprocesadores, etc.) a partir de las escalas de integración MSI en adelante. El desarrollo de la tecnología de los circuitos digitales integrados, basados en la realización física de las funciones lógicas mediante la interconexión de resistencias, diodos y transistores sobre un solo sustrato, permitió una sustancial disminución de los costos de producción y un aumento de la fiabilidad. Los circuitos integrados contienen muchos mas circuitos en un pequeño encapsulado, de tal forma que todos los sistemas digitales modernos, son de tamaño reducido. Esto da lugar a una baja drástica en los costos de producción, si se acompañan con la “economía de producción en masa”, creando grandes volúmenes de dispositivos similares. Otra de las ventajas de los CI, es que han hecho a los sistemas más confiable, debido a la reducción del número de interconexiones externas de un dispositivo a otro (menor conexionado por soldadura). Otro logro importante de los CI, esta relacionado a una disminución del consumo de potencia, reduciendo las fuentes de alimentación y sistemas de enfriamiento. Como desventaja, podemos mencionar la poca capacidad de manejo de corrientes y tensiones, como así también la del hecho de que no se pueden integrar elementos como inductores, transformadores y grandes capacitores. Por estas últimas razones, los circuitos integrados se emplean principalmente para realizar operaciones en circuitos de baja potencia que comúnmente se denominan “procesamiento de la información”. Las operaciones que requieren niveles altos de potencia o dispositivos que no se pueden integrar, todavía se manejan con componentes discretos. El desarrollo de los circuitos integrados digitales, dio lugar a la creación de diversos circuitos con diversos componentes semiconductores, lo que dio lugar a clasificarlos en “familias lógicas”. A su vez, dentro de cada familia, se hicieron nuevos desarrollos para su mejoramiento, dando lugar a la aparición de “subfamilias”. Las familias más comunes, son las siguientes: RTL: lógica resistencia-transistor TTL: “ transistor-transistor ECL: “ de acoplo de emisor CMOS “ metal semiconductor con transistores complementarios DTL: “ diodo-transistor HTL: “ de alto nivel de entrada En general, podemos decir que cada familia, fue diseñada para una aplicación diferente y cada una tiene sus ventajas e inconvenientes. Por ejemplo en un computador resulta adecuado que el paso por el nivel lógico uno (1) a cero (0) o viceversa sea lo mas rápido posible. En otros sistemas, como estará alimentado por baterías, resulta conveniente el mínimo consumo. En ambientes industriales, con alto nivel de ruido eléctrico, es conveniente que los circuitos electrónicos presenten una alta inmunidad al ruido. ___________________________________________________________________ Apunte de cátedra Autor: Ing. Domingo C. Guarnaschelli 1 UTN REG. SANTA FE – ELECTRONICA – ING. ELECTRICA 5-2- Familias lógicas en los circuitos integrados digitales electrónicos ---------------------------------------------------------------------------------------------------------Características y terminología utilizada en los circuitos integrados digitales Los fabricantes de CI, para definir las características de las diferentes familias en que se clasifican los circuitos digitales integrados, definen algunos parámetros de comparación: - Velocidad. - Retardo de la propagación. - Potencia de disipación. - Fan out (abanico de salida o nº de puertas que pueden conectarse en la salida). - Fan in (abanico de entrad o nº de puertas que pueden conectarse en su entrada). - Inmunidad al ruido. Velocidad Mide la frecuencia con la que un “Flip Flop”, de esa familia, puede cambiar de estado sin cometer errores. Este parámetro es dependiente del “retardo a la propagación”; su valor se mide en MHZ. Retardo a la propagación Es el tiempo que tarda en producirse un cambio en la salida (de 0 a 1) de la compuerta, al producirse un cambio en su entrada (de 0 a 1); Su magnitud se mide en nano segundos (nseg.). Potencia de disipación Es la potencia que consume cada puerta; su valor se mide en “mw” ( miliwatt). La suma de las potencias de los elementos de un circuito completo, determina la potencia de la fuente de alimentación. Fan out Este parámetro indica la cantidad de carga que puede conectarse a la salida de una puerta. El “fan out”, viene dado normalmente por el número de elementos lógicos (de la misma familia) que puede conectarse a la salida del elemento (puerta); su traducción literal significa “abanico de salida”. Fan in Su traducción literal indica “abanico de entrada” y significa el máximo de entradas que puede aceptar un elemento lógico. Inmunidad al ruido Mide la cantidad de ruido eléctrico que puede superponerse a una señal lógica aplicada al elemento (puerta) sin que “cambie de estado” incorrectamente. Este valor se especifica en mV (milivolt) o en voltios. ___________________________________________________________________ Apunte de cátedra Autor: Ing. Domingo C. Guarnaschelli 2 Parámetros de tension: VIH (min) (voltaje de entrada de nivel alto) : Representa el nivel de tension para un uno (1) lógico en una entrada. I0L (corriente de salida de nivel bajo) : Corriente que fluye a partir de una salida en el estado bajo o cero (0) lógico en condiciones de carga especifica. ELECTRICA 5-2.UTN REG. I0H + IIH + I0L + IIL + V0H - VIH - V0L - VIL - ___________________________________________________________________ Apunte de cátedra Autor: Ing. V0H (min) (voltaje de salida de nivel alto) : Nivel de tension mínimo a la salida de un circuito logico en estado “alto”. no será aceptado como “alto” por el circuito lógico. IIL (corriente de entrada de nivel bajo) : Corriente que fluye en una entrada cuando se aplica un nivel de tension bajo especifico a dicha entrada I0H (Corriente de salida de nivel bajo) : Corriente que fluye desde una salida en el estado alto o uno (1) lógico en condiciones de carga especifica. Cualquier tension por encima de este valor. Guarnaschelli 3 . SANTA FE – ELECTRONICA – ING. Parámetros de corriente: IIH (corriente de entrada de nivel alto) : Corriente que fluye en una entrada cuando se aplica una tension de nivel alto especifico a dicha entrada. Cualquier tension por debajo de este valor. VIL (max) (voltaje de entrada de nivel bajo) : Nivel de tension que se necesita para un cero (0) lógico en la entrada. Esta estandarizada entre los fabricantes de estos componentes. V0L (max) (voltaje de salida de nivel bajo) : Es el máximo nivel de tension a la salida de un circuito lógico para el nivel lógico de cero (0). no será aceptado como “bajo” por el circuito lógico. esta definido bajo determinadas condiciones de carga . bajo condiciones de cargas definidas. Domingo C.Familias lógicas en los circuitos integrados digitales electrónicos ---------------------------------------------------------------------------------------------------------Parámetros de corriente y tension de los circuitos digitales La terminología empleada para definir los parámetros de tensión y corriente de los circuitos digitales. en gral. Guarnaschelli 4 . ELECTRICA 5-2. no hay garantia del valor lógico de la tension de salida Ejemplo: Familia lógica TTL estándar Tension de alimentación nominal: Vcc = +5 volt VIH (min) = 2. Si se conectan mas de 10 entradas lógicas.Familias lógicas en los circuitos integrados digitales electrónicos ---------------------------------------------------------------------------------------------------------Es de destacar que los sentidos de corriente I0L y IIL son opuestos a los dibujados para aquellas familias lógicas que tengan acción de disipación de corriente (por ejemplo TTL). Grafica de los niveles de tension 1 lógico V0H (min) Intervalo no permitido V0L (max) 0 lógico VNH 1 Logico VIH (min) Intervalo indeterminado VNL 0 lógico VIL (max) Valores de tension de salida Requerimientos de Tension de entrada ___________________________________________________________________ Apunte de cátedra Autor: Ing.0 volt VIL (max) = 0.UTN REG.4 volt V0L (max) = 0. Domingo C.4 volt I0H = -0.8 volt V0H (min) = 2.4 mA (corriente saliente) IIH = 16 mA (corriente entrante) IIH = 40 µA (corriente entrante) IIL = -1. Por ejemplo si el fan out = 10. significa que pueden conectarse a la salida 10 compuertas normales. Factor de carga de salida (Fan out) : Representa el número de cargas normales que pueden conectarse a la salida de la compuerta lógica.6 mA (corriente saliente) Como vemos la relación entre las corrientes entrantes y salientes en los niveles altos y bajos es de 10. SANTA FE – ELECTRONICA – ING. Este ruido eléctrico puede alterar los valores de las tensiones lógicas que funcionan en situaciones normales. Icc Retrasos en la propagación 1 Entrada 0 tPHL 1 tPLH Salida 0 E S ___________________________________________________________________ Apunte de cátedra Autor: Ing. ELECTRICA 5-2. se toma el promedio para la situación entre todas las entradas “bajas” y todas las entradas “altas”.Familias lógicas en los circuitos integrados digitales electrónicos ---------------------------------------------------------------------------------------------------------Inmunidad al ruido Los circuitos digitales están expuestos al ruido eléctrico provenientes de campos eléctricos y magnéticos de su vecindad. esta referido a la capacidad del circuito para tolerar tensiones de ruido.UTN REG. el consumo de potencia será distinto según los valores lógicos presentes en las entradas. La inmunidad al ruido de un circuito lógico. Icc H(mA) : consume de corriente del CI para entradas altas Icc L(mA) : consume de corriente del CI para entradas bajas Icc (promedio) = (Icc H + Icc L) / 2 P D(promedio) = Vcc . Guarnaschelli 5 . Una medida cuantitativa de la inmunidad al ruido y que se la denomina “margen de ruido” es la siguiente: VNH = V0H (min) .VIH (min) : margen de ruido para el nivel alto VNL = VIL (max) . sin alterar su estado lógico.V0L (max) : margen de ruido para el nivel bajo Requerimientos de potencia de un circuito integrado lógico En general. Para determinar el consumo de potencia. Domingo C. SANTA FE – ELECTRONICA – ING. para un circuito integrado con varias puertas lógicas en su interior. Lo suministra el fabricante. Este dato en gral. trataremos brevemente. Producto velocidad-potencia: retraso propagación x consumo de potencia Si tP(promedio)= 10 nseg. para competir y reemplazar a los sistemas de ___________________________________________________________________ Apunte de cátedra Autor: Ing. puede ser la amplia gama de productos auxiliares que se crean alrededor de esa familia. Módulos electrónicos a semiconductores Estos módulos. Los valores de los tiempos de propagación se utilizan como una medida de la velocidad relativa de los circuitos lógicos. y tPLH(típico)=11 nseg. y PD (promedio) =5 mW 10 nseg. Domingo C.. Guarnaschelli 6 . En gral. Previo a ello y con carácter histórico para evocar el desarrollo de los circuitos lógicos realizados con semiconductores. se debe mucho. que aparecieron comercialmente a finales de la década del 50 y principios del 60. exige la preponderancia de uno sobre otra. A continuación.UTN REG. memorias. convertidores A/D. x 5 mW = 50 x10-12 Watt-seg. a los primeros circuitos lógicos integrados en módulos con conectores. para la familia TTL estándar. como puede ser fuentes de alimentación. teclados. etc. = 50 pico Joules (PJ) Comparación entre las familias lógicas No hay una familia que reúna las mejores características. ELECTRICA 5-2. Se determina como el producto del consumo promedio de potencia por el tiempo de propagación de la compuerta lógica. el CI 7400 comprende cuatro compuertas lógicas NAND de dos entradas el valor de tPHL(típico)=7 nseg. La señal lógica experimenta un retraso al recorrer el circuito. SANTA FE – ELECTRONICA – ING. fueron los primeros conjuntos electrónicos que precedieron a los circuitos integrados con técnica planar. Se especifican para condiciones de carga y pueden ser distintos: tPHL ≠ tPLH Por ejemplo.Familias lógicas en los circuitos integrados digitales electrónicos ---------------------------------------------------------------------------------------------------------El dibujo anterior muestra las variaciones de las tensiones de entrada y salida para una puerta lógica NOT. La aceptación de una familia lógica. mostrando en cada caso el circuito del elemento lógico fundamental y sus características predominantes. Los dos tiempos de retraso de propagación se definen como: tPHL: Tiempo de retraso al pasar del estado lógico uno (1) al cero (0) tPLH :Tiempo de retraso al pasar del estado lógico cero(0) al uno (1) En gral. desarrollaremos los aspectos grales mas importantes de seis familias lógicas. Otro motivo. a la posible ampliación y modernización que tiene el fabricante en esa línea y el ofrecimiento de servicio de asesoramiento y literatura técnica. existen familias lógicas que son aconsejables en algunas aplicaciones y desechables en otras porque a menudo la propia naturaleza de los circuitos electrónicos. Producto velocidad-potencia Este factor se utiliza para medir y comparar el desempeño global de una familia lógica. a veces. etc.UTN REG. Se denominaban “módulos logitrónicos” y se distribuían comercialmente con las marcas LP. respecto a los otros sistemas). Modulo LP90N Conectores Por ejemplo la serie LP90N tenía la siguiente caracteristica: Tecnología RTL. SANTA FE – ELECTRONICA – ING. estos módulos fueron la base del desarrollo posterior de los sistemas lógicos electrónicos con circuitos integrados en técnica planar. AND. tiratrones. tension de trabajo: 24 V±20%.Familias lógicas en los circuitos integrados digitales electrónicos ---------------------------------------------------------------------------------------------------------control con válvulas electrónicas (triodos. Interconecionado por circuito impreso (wire-wrap) . encapsulados en resina epoxi con forma paralelepípedo de 60x28x26 mm. con conexionado por patilla en doble línea (dual-in-line) 7 conectores. Estaban concebidos para aplicaciones domesticas e industriales. Estaban construidos con circuitos electronicos digitales discretos. NORBIT. ELECTRICA 5-2. Veamos algunos de estos elementos lógicos: NOR 4 entradas NAND 4 entradas Doble NOT ___________________________________________________________________ Apunte de cátedra Autor: Ing. NAND) y otros elementos como amplificadores lógicos. Como se puede observar. OR. temporizadores. etc. y cumplían las funciones lógicas básicas (NOT. pentodos . NOR. Domingo C. UNISTATIC. Guarnaschelli 7 . Elevada fiabilidad (para la época. Velocidad de conmutación elevada (superior a 10 KHZ). Flip Flop. etc) y sistemas con reles. UTN REG. reemplazándosela por otras familias con mejores prestaciones. ELECTRICA 5-2. -TTL de alta velocidad. Familia TTL (transistor-transistor-lógico) Es una de la más usada y popular con amplia difusión comercial. como reemplazo de los módulos logitrónicos. consta a su vez de subfamilias lógicas. Apareció comercialmente a mediados de la década del 60. -TTL Schottky. Los principales inconvenientes de la familia RTL son su baja capacidad de “fan out” y la pequeña variación entre sus niveles cero y uno. Domingo C. esta familia ya no se la utiliza. desarrollados con técnica discreta. Con un consumo de potencia razonable del orden de los 10 mw por puerta. SANTA FE – ELECTRONICA – ING.Familias lógicas en los circuitos integrados digitales electrónicos ---------------------------------------------------------------------------------------------------------Familia de circuitos integrados RTL(resistencia –transistor –logico) Esta familia es la mas antigua de todas dentro de los circuitos integrados con técnica planar en un solo substrato. ___________________________________________________________________ Apunte de cátedra Autor: Ing. El circuito básico de la familia RTL es una puerta NOR como muestra el siguiente circuito: NOR 2 entradas De este circuito existen variantes. una de ellas se basa en resistencias y otro en capacidades conectadas en paralelo con las resistencias de las bases. En la actualidad. El retraso a la propagación de la RTL es de 12 nseg. todos los fabricantes de CI tienen una línea de productos TTL. y costo reducido.. Esta familia. que con lleva un margen de ruido bajo. En gral. Guarnaschelli 8 . Como ventaja. siendo las siguientes: -TTL estándar -TTL de baja potencia o bajo consumo. es su alta densidad de integración. Domingo C. SANTA FE – ELECTRONICA – ING. Guarnaschelli 9 . Los niveles lógicos que se emplean con la tecnología TTL son positivos.UTN REG.El transistor multiemisor Q1 responde a los cambios lógicos de las entradas. consta de tres etapas. TTL estándar (serie SN 54 / 74 de Texas) ENTRADA CONMUTACION SALIDA A 0 0 1 1 B 0 1 0 1 C 1 1 1 0 La figura muestra el circuito de un elemento lógico TTL de una puerta NAND. así también con la familia lógica DTL. ELECTRICA 5-2. Una etapa de entrada asociada a un transistor multiemisor Q1. y en otros retirando carga almacenada en la base de Q2 y en la capacidad parasita “CCS” existente entre el colector de Q1 y el substrato. una etapa de conmutación a través del transistor Q2 y una etapa de salida por medio de los transistores Q3 y Q4. a la tensión positiva mas elevada. a un voltaje comprendido entre + 0 y + 0. en unos casos. Los aspectos más importantes de la puerta TTL NAND son los siguientes: 1). La función NAND la realizan los transistores Q1 y Q2 y los transistores Q3 y Q4 se encargan de hacer pasar la salida (C) de uno (1) a cero (0) o viceversa. El circuito funciona con una alimentación de + 5 volt ± 5% y es compatible con todos los circuitos de las otras subfamilias TTL. correspondiendo el nivel alto o uno (1).Familias lógicas en los circuitos integrados digitales electrónicos ----------------------------------------------------------------------------------------------------------TTL Schottky de baja potencia. 2). que oscila entre 2 y 5 volt y el nivel bajo o cero (0). suministrando corriente de base a Q2. ___________________________________________________________________ Apunte de cátedra Autor: Ing.El transistor Q2 trabaja como amplificador saturable y su misión consiste en suministrar alternativamente corriente a las bases de Q3 y Q4.8 volt. Por lo gral. este circuito. se produce un alto consumo y esto provoca perturbaciones.En el cambio de estado. De esta forma es posible conectar sin peligro varias salidas entre si. La orden introducida por “disable” o “inhibición”. Esta entrada se denomina “disable” o “inhibición”.UTN REG. presenta dos inconvenientes: 1). 5). si estas están en distintos estados (una en alto y la otra en bajo). junto con el diodo CR1 y el transistor Q4. El circuito clásico NAND TTL de tres estados. funciona como seguidor de emisor dando lugar a una impedancia baja. Puerta NAND con circuito TTL de tres estados (Triestate) Para evitar el ultimo inconveniente mencionado. ELECTRICA 5-2. SANTA FE – ELECTRONICA – ING. actuando el circuito en “tres estados”: alto. además el diodo evita que Q3 conduzca cuando Q4 esta en saturación.El transistor Q3. agregando un nuevo transistor que puede bloquear a los dos transistores de la etapa de salida Q3 y Q4. desde la saturación al corte. 2). lo que permite poder funcionar con altas cargas capacitivas y conservar la velocidad. Domingo C. provoca el paso de corriente de una a otra lo que puede destruir el circuito. 4). siempre y cundo las entradas de inhibición estén en estado alto para todas las puertas conectadas entre si a la salida menos la que esta habilitada. Guarnaschelli . El circuito TTL estándar permite mayor rapidez en la conmutación con cargas capacitivas. se modifica el circuito básico NAND.Al conectar entre si dos salidas de dos puertas. realiza la función de desconectar la puerta.Familias lógicas en los circuitos integrados digitales electrónicos ---------------------------------------------------------------------------------------------------------3)..La resistencia R4 tiene por objeto retirar en el momento de la conmutación. deriva a masa la corriente saliente de las entradas de otras puertas TTL a las que se le aplica un cero. al ofrecer una alta impedancia de carga a su colector.Cuando Q4 esta saturado. dad su baja impedancia de salida pero. bajo y alta impedancia. cuando se le aplica una tension alta a su entrada. la carga almacenada en la base de Q4. es el siguiente: ___________________________________________________________________ 10 Apunte de cátedra Autor: Ing. Cuando hay varias puertas de este tipo. y Q5 quedan bloqueados con lo que la impedancia que pueda existir en estas condiciones entre la salida y tierra o la alimentación +Vcc. ELECTRICA 5-2. conduce Q8 lo que provoca la saturación de Q7 dado que le llega corriente a la base a través de la juntura colector-base de Q8. Guarnaschelli . Por otro lado a través del diodo. es muy grande. al que se le denomina de “alta impedancia” y que permite que las salidas de las puertas puedan unirse entre si .UTN REG.Familias lógicas en los circuitos integrados digitales electrónicos ---------------------------------------------------------------------------------------------------------Cuando se aplica un nivel lógico uno (1) a la entrada de inhibición. con sus salidas conectadas. independientemente de los niveles que existan en las entradas A y B. sin peligro. con lo que dicha puerta se comporta normalmente ya que conduce Q6 y sus entradas serán las que controlen el estado de la salida común. Q3. Q4. Tabla de la verdad de una puerta NAND de tres estados (triestate) A B 0 0 0 1 1 0 1 1 0 0 0 1 1 0 1 1 Conexión I C F: Flotante 0 1 0 1 0 1 0 0 1 F 1 F 1 F 1 F con salida común Salida común ___________________________________________________________________ 11 Apunte de cátedra Autor: Ing. Domingo C. SANTA FE – ELECTRONICA – ING. consiguiéndose un “tercer estado diferente del alto y bajo. hace que aparezca una tension en RE7 que polariza directamente la base de Q6 y lo satura llevando a baja tension su colector y también uno de los emisores de Q1. La conducción de Q7. solo existirá una puerta con su entrada de inhibición en bajo. 8 V Corriente de entrada de nivel bajo: IIL un máximo de 1. con el propósito de invertir la señal que sale del colector de Q2. por lo tanto el valor máximo de compuertas que puede excitar la salida (fan out) En el nivel bajo.V0H = 0.6 mA (saliente del circuito) Voltaje de salida de nivel bajo: VOL no debe exceder de 0. Todas ellas son modificaciones de la NAND clásica y tienen las mismas características fundamentales.8 – 0. ELECTRICA 5-2. Puerta AND TTL El circuito es esencialmente el mismo que el de una puerta NAND. excepto que el transistor Q5 se añade entre Q2 y la salida Q3-Q4. El transistor Q6 actúa como una baja impedancia de base ___________________________________________________________________ 12 Apunte de cátedra Autor: Ing. Otros elementos lógicos TTL Además de la compuerta NAND básica. la familia TTL tiene otros elementos tales como las puertas AND. OR.6 mA.4 V o mas Corriente de salida de nivel alto: IOH no debe superar los 400 µA (saliente del circuito) Estado lógico bajo: Voltaje de entrada de nivel bajo: VIL no debe exceder de 0. Guarnaschelli . SANTA FE – ELECTRONICA – ING.4 V Corriente de salida de nivel bajo: IOL no debe superar los 16 mA (entrante al circuito) Inmunidad al ruido: Este parámetro determina el máximo nivel de tension de ruido que puede incorporarse a los niveles de tension en alto o bajo de las compuertas. Estos valores no se deben superar porque repercute en otras características y determina la carga que puede ser conectada a la salida de cualquier elemento lógico. NOR y XOR o o-exclusiva.4 = 400µvolt Corrientes de entrada y salida De acuerdo a los valores de las corrientes entrantes y salientes en los estados altos y bajos deducimos lo siguiente: La máxima corriente que puede absorber (sumidero) la salida en nivel bajo es de 16 mA y las entradas para el nivel bajo drenan como máximo 1.4 – 2. De la misma forma se analiza el nivel alto. Para la familia TTL vemos que el margen de ruido resulta: VNH = V0H – VIH = 2. resulta de 10 entradas.Familias lógicas en los circuitos integrados digitales electrónicos ---------------------------------------------------------------------------------------------------------Parámetros eléctricos de los estados altos y bajos de las puertas lógicas TTL (serie 54/74 de Texas) Estado lógico alto: Voltaje de entrada de nivel alto: VIH debe ser 2 V o más Corriente de entrada de nivel alto: IIH no excederá de 40 µA (entrante al circuito) Voltaje de salida de nivel alto: VOH sera de 2.UTN REG. Domingo C. sin que se afecte el estado lógico de las mismas.0 = 400µvolt VNL = VIL . SANTA FE – ELECTRONICA – ING. se usan puertas con el transistor de salida sin resistencia de carga. se le denomina “de ___________________________________________________________________ 13 Apunte de cátedra Autor: Ing.Familias lógicas en los circuitos integrados digitales electrónicos ---------------------------------------------------------------------------------------------------------para Q5. hace conducir a Q2. Un nivel alto en cualquiera de las entradas A o B. De esta forma.UTN REG. en la etapa extra inversora Q5. ELECTRICA 5-2. se ha reemplazado por 2 transistores independientes Q1A y Q1B. como sucede en la NAND básica. Puerta NOR TTL La puerta NOR difiere de la NAND en que el transistor Q1 multiemisor. la salida “C” no esta invertida. y el transistor Q2 esta reemplazado por el par diferencial Q2A y Q2B. a este circuito. Puertas TTL con colector abierto Cuando se desea interconectar varias salidas entre si de varios circuitos. Domingo C. Guarnaschelli . El esquema básico de un circuito de disparo esta constituido por dos inversores y un par de resistencias de interconexión como se muestra en el dibujo: En este caso existe una realimentación de la salida hacia la entrada que. Guarnaschelli . actúa como una puerta “AND” dado que la salida estará en estado alto solo si sus entradas están en estado alto. En la aplicación. la conexión entre si provocaría una disminución de la resistencia y un aumento de la corriente. de forma que cuando la tension de entrada sube y comienza a ___________________________________________________________________ 14 Apunte de cátedra Autor: Ing. De esta forma la salida será baja si la entrada es menor que un determinado valor especificado para el disparo y será alta si es mayor de dicho valor. Usando circuitos de colector abierto. Domingo C. Disparador de SCHMITT TTL Este dispositivo es una puerta especial donde el estado alto o bajo es función de un determinado valor de la tension de entrada. SANTA FE – ELECTRONICA – ING. Si utilizáramos puertas con salidas normales. es necesaria la resistencia exterior “RL” Esta configuración se la denomina “Wired And” o “Y conexionado”. el nudo común “N”. En este caso para proveer la fuente de corriente del estado alto. La siguiente figura muestra el circuito de una puerta NAND con colector abierto y una aplicación de cuatro de estas puertas conectadas sus salidas entre si Como podemos apreciar el transistor Q3 tiene el colector abierto.Familias lógicas en los circuitos integrados digitales electrónicos ---------------------------------------------------------------------------------------------------------colector abierto”. ELECTRICA 5-2. una vez conectadas las salidas entre si. depende de los valores de RA y RB. en este nudo se coloca una resistencia exterior conectada a la fuente de alimentación.UTN REG. Entre estos. por lo que proporcionan la compatibilidad con otros CI digitales. detectores de nivel. Según los valores entre RA y RB queda determinado el valor de la tension de referencia en que se produce el cambio de niveles de tension. ELECTRICA 5-2. excepto que los transistores Q1A y Q1B tienen emisores múltiples para poder realizar funciones NAND.UTN REG. También se emplean para transformar señales analógicas en rectangulares. que los de la señal de entrad. se destacan las puertas ANDOR-INVERSOR (AOI) que utilizan el mismo circuito de las puertas NOR TTL. se aprecia la conmutación de un disparador Schmitt a una tension de referencia: Entrada Salida Elementos de propósito especial Además de los elementos clásicos que describimos. así un cambio rápido de señal no puede aplicarse a la entrada de una puerta TTL estándar.Familias lógicas en los circuitos integrados digitales electrónicos ---------------------------------------------------------------------------------------------------------bajar el nivel en la salida de U1 y a subir en la salida de U2. porque puede causar una operación incorrecta y salidas no definidas. En el siguiente dibujo. Las puertas Schmitt se usan cuando los niveles cambian rápidamente. Domingo C. Por ejemplo veamos el diagrama lógico del AOI 74S64(N): ___________________________________________________________________ 15 Apunte de cátedra Autor: Ing. conformadores de pulsos. interfaces entre familias lógicas etc. SANTA FE – ELECTRONICA – ING. en la familia TTL tenemos una gran variedad de elementos de propósito especial. eleva la entrada a causa de la realimentación. disparándose y basculando el circuito. Estos circuitos integrados se utilizan como generadores de impulsos. Guarnaschelli . Un disparador Schmitt colocado delante de una puerta lógica origina una respuesta de disparo en niveles diferentes y fijos. TTL de alta velocidad (HTTL. TTL de baja potencia (LPTTL.UTN REG. pero si tenemos problema en lo referente a la corriente de salida del CMOS. una potencia de consumo por puerta de 1mW y una frecuencia máxima de 3 MHZ de funcionamiento para los Flip Flor.H. dando como resultado una corriente menor. Estas puertas se pueden utilizar en reemplazo de las puertas independientes. Se utiliza en aplicaciones de bajo consumo y mínima disipación.I + J. asi como un consumo reducido. Finalmente. SANTA FE – ELECTRONICA – ING. Guarnaschelli .Familias lógicas en los circuitos integrados digitales electrónicos ---------------------------------------------------------------------------------------------------------________________________ Este elemento desarrolla la función Y = A. siendo circuitos AND o NAND de múltiples entradas que se usan . por ejemplo en la conversión de las salidas de un circuito TTL a niveles logicos MOS o en el acoplo con altas corrientes de carga.D + E. dada la posibilidad de alimentar la CMOS con un margen grande tensiones (por ejemplo con +5 volt). El retraso a la propagación típico es de 33 ns. referente a la interfase entre diversas familias lógicas presentan un desempeño importante. Otros elementos importantes son los “DRIVERS” (etapas excitadoras) o “BUFFER” (amplificadores tampón). dispositivos para aumentar la inmunidad al ruido y las interfaces de la familia TTL para acoplar familias de mayor tension de alimentación (como la HTLK que necesita +15 volt). y los valores de las resistencias se han incrementado a R1= 40 K . R2 = 20 K . Por ejemplo si deseamos acoplar la salida de una puerta CMOS a la entrada de un circuito TTL. ELECTRICA 5-2. R3 = 12 K y R4 = 500 . se pueden nombrar entre varios de los dispositivos especiales. serie 54/74 L) El circuito TTL de baja potencia es idéntico a la serie estándar. por lo que será necesario usar un buffer como puerta CMOS de salida. que resulta insuficiente para la entrada TTL.C. los expansores de entradas para aumentar el número de entradas en una puerta.F + G. serie SN 54 H/ 74 H) ___________________________________________________________________ 16 Apunte de cátedra Autor: Ing. que en esta familia se ha suprimido. no tenemos problema. a excepción del diodo CR1. Los “Buffer”.K . capaces de proporcionar una corriente de salida de 40 mA. Domingo C. en este aspecto.B. Guarnaschelli . ya que no almacenan cargas y porque son muy sencillos de fabricar. evitando la saturación de los transistores. lo cual. un consumo de 19 mW y una frecuencia máxima de 125 MHZ. es uno de los últimos desarrollados y constituye el mas rápido de las subfamilias TTL. Esta subfamilia tiene un tiempo de propagación típica de 3 ns.UTN REG. y se han disminuido los valores de las resistencias. El par de transistores Darlington incrementa la velocidad con la que se puede interrumpir la corriente a través de Q4. Q3/Q4. El circuito de esta subfamilia esta desarrollado en base a diodos y transistores Schottky. permite la conmutación mas rápida de Q4 de un estado lógico al otro. ELECTRICA 5-2. que se caracterizan por su rapidez. El circuito es muy similar al TTL de alta velocidad. consumo de 22 mW por puerta y frecuencia operativa máxima de Flip Flor de 50 MHZ. TTL Schottky de baja potencia (STTL. Domingo C. Se han agregado un par de transistores. Los parámetros lógicos de esta subfamilia son : retraso a la propagación por puerta de 6 ns. aproximándose su velocidad a la familia lógica ECL.Familias lógicas en los circuitos integrados digitales electrónicos ---------------------------------------------------------------------------------------------------------El circuito TTL de alta velocidad. combinado con la reducción del valor de las resistencias. El diodo actúa como desviador del exceso de corriente de base cuando el transistor se activa y guarda una carga almacenada. ___________________________________________________________________ 17 Apunte de cátedra Autor: Ing. tiene una ligera modificación respecto al estándar.. La ausencia de una carga almacenada reduce el tiempo del cambio del transistor y aumenta la velocidad del circuito. pero la base de cada transistor esta conectada al colector a través de un diodo Schottky. SANTA FE – ELECTRONICA – ING. serie SN 54 S/74 S) El circuito TTL Schottky. que puede realizar las funciones OR y NOR: ___________________________________________________________________ 18 Apunte de cátedra Autor: Ing. abreviadamente ECL. ELECTRICA 5-2. Familia ECL La familia de acoplo por emisor. -ECL de 4 ns: Propagación por puerta de 4 ns y frecuencia de funcionamiento máxima para Flip Flop de 75 MHZ.UTN REG. con una frecuencia máxima de Flip Flop de 35 MHZ. -ECL de 2 ns: Propagación por puerta de 2 ns y frecuencia de funcionamiento máxima para Flip Flop de 125 MHZ. constituye una gama de circuitos lógicos de alta velocidad por excelencia y. La subfamilia de mas uso es la de 2 ns. R2 y R4 incrementados. SANTA FE – ELECTRONICA – ING. frecuencia de funcionamiento máxima para Flip Flop de 30 MHZ. El circuito es prácticamente el mismo que el anterior. La ECL se clasifica en las siguientes subfamilias: -ECL de 8 ns: propagación por puerta de 8 ns. para reducir la corriente de flujo y se ha variado el circuito de entrada.Familias lógicas en los circuitos integrados digitales electrónicos ---------------------------------------------------------------------------------------------------------TTL Schottky de baja potencia (LSTTL 54 LS / 74 LS) El circuito TTL Schottky de baja potencia es el mas reciente de la familia TTL y con el se ha intentado llegar a un compromiso entre la velocidad y el consumo. la de mayor producción. Domingo C. en ella se optimiza la velocidad y el consumo de potencia. Guarnaschelli . con los valores de las resistencias R1. -ECL de 1ns: Propagación por puerta de 1 ns y frecuencia máxima de funcionamiento para Flip Flop de 400 MHZ. La siguiente figura muestra un elemento lógico de la ECL de 2 ns. haciéndola la mas simple de utilizar. suprimiendo el transistor multiemisor por un circuito tipo DTL. Esta subfamilia tiene un tiempo típico de propagación de 10 ns y un consumo de solo 2 mW. junto con la TTL. como se muestra en la siguiente figura: ___________________________________________________________________ 19 Apunte de cátedra Autor: Ing. es el amplificador diferencial Q3. esto supone que un cambio en una de las líneas puede originar la aparición de un voltaje en otra. Familia DTL Una de las familias mas antiguas es la que emplea la lógica “diodo –transistor. se utiliza en grandes computadoras. Los problemas de transmisión en las líneas obligan a trabajar con esta familia con el máximo cuidado. Un voltaje fijo en la base de Q5 cambia al circuito del estado lógico 1 al 0. En los nuevos diseños. desechándose en el diseño de sistemas lógicos lentos. dependiendo del estado de las líneas de entrada A y B.UTN REG.Familias lógicas en los circuitos integrados digitales electrónicos ---------------------------------------------------------------------------------------------------------La base de la lógica del circuito. Domingo C. ambas familias pueden emplearse en el mismo circuito. La alta velocidad de la ECL produce modificaciones en las señales de entrada. con lo que los niveles lógicos de 1 y 0 son aproximadamente de -0. Dada la rapidez de la familia ECL. el cambio entre los niveles lógicos no ocasiona transitorios. requieren placas de circuitos impreso mas avanzadas y complejas que las utilizadas en la TTL. El circuito emplea una tension de alimentación de -5.” de la cual existen varias generaciones introducidas por diferentes fabricantes. aplicada a VEE. SANTA FE – ELECTRONICA – ING. sistemas de comunicaciones de alta densidad digital. Guarnaschelli .2 volt. como satélites etc.7 v. que conduce la corriente de una a otra parte. la preponderancia de la TTL fue reemplazando a la familia DTL. Q5 . siendo de resaltar que hubo un tiempo en que la familia DTL fue la mas popular. la ECL de 2ns y. Así. Contrariamente a la TTL. controlando la activación de Q7 y Q8 para producir una salida NOR u OR. El circuito lógico básico de esta familia es una puerta NAND. Q4. Sin embargo la alta velocidad de la ECL crea problemas. ELECTRICA 5-2. Las ondas de señal pueden oscilar en magnitud temporalmente en un cambio de nivel lógico y las señales presentes en las líneas paralelas de otros circuitos pueden ser activadas. pero el consumo de la ECL es mayor que la TTL.9 y 1. en especial la de 1ns. Al ser compatible los niveles lógicos y la alimentación de la DTL y la TTL. pero los valores de R1. donde se producen amplias transiciones de voltajes. el circuito es similar al correspondiente a la familia DTL. Las características de la DTL son peores que la TTL: su velocidad de propagación es de 30 ns y su fan out esta limitado. ELECTRICA 5-2. Familia similar a la HTL es la HLL (High Level Logic). los diodos quedan polarizados inversamente y no dejan pasar corriente. Domingo C. es de unos 5 V.UTN REG. Esto permite que conduzca D3 polarizando a Q1 a la saturación. Al nivel de masa) el diodo correspondiente conduce y desvía la corriente de la base de Q1. y R3 son mucho más altos y la Vcc típica es de +15 voltios. R2.8 hasta 20 V. También se lo utiliza en líneas de conducción. con lo que se bloquea el transistor y el voltaje d salida pasa al nivel alto (+Vcc). con interruptores telefónicos y en circuitos con tiristores. pudiéndose alimentar con tensiones desde 10.Familias lógicas en los circuitos integrados digitales electrónicos ---------------------------------------------------------------------------------------------------------Si las dos entradas A y B están a nivel 1 (con lo que el voltaje de estas señales será +Vcc). Guarnaschelli . ___________________________________________________________________ 20 Apunte de cátedra Autor: Ing. El retraso de propagación es el mas bajo de todas las familias y vale unos 150 ns. causando un nivel lógico 0 en la salida. El diodo Tener D3 eleva el nivel lógico (de bajo a alto) aproximadamente 7 v por encima de la DTL. Familia HTL Esta familia se desarrollo para un propósito especial y su caracteristica predominante es su alta inmunidad al ruido. Veamos el circuito básico NAND de un elemento HTL: Como se puede observar. Si una de las entradas pasa a un nivel lógico cero (aprox. por lo que la inmunidad al ruido entre los niveles lógicos bajo y alto . por lo que se emplea principalmente en la industria y sobre todo para el mando de dispositivos electromecánicos. SANTA FE – ELECTRONICA – ING. También tiene baja inmunidad al ruido. caracterizada por su alta inmunidad al ruido. Es muy usada en sistemas con gran nivel de ruido y donde no se precise rapidez. Este margen alto solo es comparable con la familia HTL. en cualquier estado lógico. produciendo a la salida el voltaje de alimentación Vcc o el de masa. la familia CMOS se emplea en circuitos digitales alimentados con baterías y en sistemas especiales que tienen que funcionar durante largos periodos de tiempo. La elevada inmunidad al ruido es la ventaja principal para su aplicación en los automatismos industriales. puesto que una puerta CMOS solo consume 0. se le denomina CMOS. Domingo C. También hay que destacar que el proceso de fabricación es mas caro y complejo y. ELECTRICA 5-2. Es la más reciente de todas las grandes familias y la única cuyos componentes se construyen bajo el proceso MOS. el consumo es de 10 mW 2) Los circuitos CMOS poseen una elevada inmunidad al ruido. SANTA FE – ELECTRONICA – ING.01 mW en condiciones estáticas (cuando no cambia de nivel ).UTN REG. Con las ventajas enunciadas. Guarnaschelli . Las desventajas que sobresalen en esta familia. Durante su funcionamiento.Familias lógicas en los circuitos integrados digitales electrónicos ---------------------------------------------------------------------------------------------------------Familia CMOS La familia de MOS complementario esta caracterizada por su bajo consumo. Si opera con frecuencias comprendidas entre 5 y 10 MHZ. uno u otro esta activado. con bajos niveles de potencia. con un retardo típico de 25 a 50 ns o mas. especialmente cuando la puerta tiene como carga un elemento capacitivo. ___________________________________________________________________ 21 Apunte de cátedra Autor: Ing. Los transistores CMOS tienen características que los diferencian notablemente de los transistores bipolares: 1) Bajo consumo. son su baja velocidad. finalmente la dificultad del acoplamiento de esta familia con las restantes. Este par complementario. El siguiente circuito nos muestra el elemento básico de esta familia que es el circuito lógico inversor: Este circuito esta formado por dos transistores MOS complementarios uno de canal N y otro de canal P. normalmente sobre un 30 y 45 % del nivel lógico entre el estado 1 y el 0. es conveniente protegerla con una red de resistencia y diodos en paralelo. se recomienda la colocación de buffer amplificadores entre las salidas de los elementos CMOS y las entradas TTL. Esta es la razón por la que se aconseja no tocar con las manos o con la punta del soldador.UTN REG. A continuación expondremos las características más relevantes de la familia CMOS y los de la TTL. SANTA FE – ELECTRONICA – ING. capaz de destruir al dieléctrico.contador de décadas con 10 salidas Contador binario de 14 etapas 3 puertas NAND de 3 entradas 3 puertas NOR de 3 entradas 2 biestables J-K Decodificador BCD/decimal Registro de desplazamiento con entrada serie/paralelo y salida paralelo 4 registros D 4 RS con puerta NOR 4 RS con puerta NAND 6 buffer inversores Multiplexor/ demultiplexor analógico de 8 canales 2 multiplexores de 4 canales Una puerta NAND de 8 entradas 6 inversores 4 puertas EOR de 2 entradas 4 puertas OR de 2 entradas 2 puertas OR de 4 entradas ___________________________________________________________________ 22 Apunte de cátedra Autor: Ing. Domingo C. para evitar que se cargue con una alta tension electrostática. ELECTRICA 5-2. para su comparación: PARAMETRO Tiempo de propagación Frecuencia de cambio de estado Fan out Potencia por puerta Inmunidad al ruido TTL CMOS (+5V) 10 ns 40 ns 35 MHZ 8 MHZ 10 10 mW 0. cuando se la alimenta con 5 volt.Familias lógicas en los circuitos integrados digitales electrónicos ---------------------------------------------------------------------------------------------------------Una caracteristica muy importante de la familia CMOS es la que se refiere al margen de tensiones de alimentación. No obstante. que abarca desde los 3 a los 18 volt. Guarnaschelli . Como quiera que en la entrada al de un transistor CMOS se forme una pequeña capacidad. inferior a “pF”. directamente las patitas de un circuito integrado CMOS. lo que permite la conexión directa con los componentes de la familia TTL.4 V 50 10 nW 2V La serie 4000 de circuitos integrados CMOS es muy popular y consta entre otros de los siguientes modelos: 4000 4001 4002 4011 4012 4013 4015 4017 4020 4023 4025 4027 4028 4035 4042 4043 4044 4049 4051 4052 4068 4069 4070 4071 4072 Dos puertas NOR de 3 entradas y un inversor 4 puertas NOR de 4 entradas 2 puertas NOR de 4 entradas 4 puertas NAND de 2 entradas 2 puertas NAND de 4 entradas 2 biestables tipo D 2 registros de desplazamiento de 4 bits Divisor. la serie 4000 se caracteriza por tener una tension de alimentación de 3 a 18 volt. En este mismo grupo hay dos subfamilias. en la tecnología CMOS se deben unir directamente a la tension de alimentación o a masa. OTRAS FAMILIAS LOGICAS Se destacan entre las familias lógicas de última aparición la de “lógica de inyección integrada”. de tipo bipolar y derivada de la familia DCTL. según se desee se comporten con nivel alto o bajo. cada vez mas empleada. Tiene la más alta densidad de integración bipolar por la que se la utiliza para construir microprocesadores. con la que es compatible. con una tension de alimentación entre 2 y 6 volt. SANTA FE – ELECTRONICA – ING. que son: HCMOS: (CMOS de alta velocidad).5 nW y un tiempo de propagación por puerta de 40 ns. en los transistores de efecto de campo. ___________________________________________________________________ 23 Apunte de cátedra Autor: Ing.UTN REG. que superen las velocidades de la familia ECL. para sustituir al silicio. consumo de 2. Finalmente para trabajos en muy alta frecuencia. con frecuencias superiores a los 15 GHz. Así como cuando se trabaja con puertas TTL si una entrada no se utiliza se deja sin polarizar actúa como nivel alto.5 ns y tiempo de retraso de 9ns. se usa en los circuitos integrados una combinación de As-Ga. aunque con menor consumo. un consumo de 2. consumo de 2. con lo que se han logrado MESFET de As-Ga. Domingo C.5 nW y tiempo de retraso por puerta de 9 ns. abreviadamente IIL o bien I2L. ELECTRICA 5-2. con tension de alimentación de 5 V. Es la serie 74HC.Familias lógicas en los circuitos integrados digitales electrónicos ---------------------------------------------------------------------------------------------------------4081 4 puertas AND de 2 entradas Dentro de la familia CMOS. Guarnaschelli . HCMOS: (CMOS de alta velocidad y compatible con TTL). Esta serie esta denominada 74HCT. respectivamente. en la que se introducen transistores multiemisores. Por otro lado es más lenta que la TTL.
Copyright © 2024 DOKUMEN.SITE Inc.