Alarma Con Flip Flops

April 30, 2018 | Author: Edwin Camilo Delgado Martinez | Category: Logic Gate, Electrical Engineering, Electronic Engineering, Digital Electronics, Electronic Design


Comments



Description

ASCENSOR CON FLIP FLOPSUNIERSIDAD DE PAMPLONA EDWIN CAMILO DELGADO JUAN Resumen: Este proyecto tiene por objetivo mostrar el manejo de un ascensor basada en configuración flip/flop y un integrado 4093 de fácil adquisición. También tenemos como censor una fotocelda la cual al recibir la luz es acoplada a una de las compuertas AND la cual tiene como referencia las resistencia de 10k y 1M, a la salida de estas tenemos un led indicado de estado mientras que el otro extremo es conectado a otra NAND a cual mediante el trimmer preset de 10K ajusta la respuesta de disparo de la alarma la cual es emitida por el pizo controlado por el BC547B. l. INTRODUCCION COMO ALMACENADOR DE BITS En esta figura podemos apreciar la configuración de dos censores fotocelda Un visitable puede usarse para y censores magnéticos con referencia almacenar un bit. La información hacia positivo o negativo de acuerdo al contenida en muchos biestables puede control que queramos dar al circuito representar el estado de un secuenciador, el valor de un contador, un carácter ASCII en la memoria de un ordenador, o cualquier otra clase de información. Un registro es un grupo de celdas de almacenamiento binario adecuadas para mantener información COMO CONTADOR Integrado 4093: El T es útil para contar. La salida final del conjunto considerado como una cadena de salidas de todos los biestables esel conteo en código binario del número de ciclos en la primera . un registro consta sabe que esta es válida. es efectúan una transición. Figura:2 ALMACENADOR DE BITS ll. La segunda. que tiene una lógica más compuertas controlan cuando y como se compleja para asegurar que todas las transfiere información nueva al registro. Un grupo de flip-flop constituye entrada de reloj hasta un máximo de 2n1 un registro.Uno de los problemas con esta de información. ya que cada flip-flop esuna donde nes el número de biestables celda binaria capaz de almacenar un bit usados. aunque el precio a pagar es la reducción de la frecuencia máxima a la que puede funcionar. Un registro de n-bit tiene configuración de contador (ripple counter un grupo de n flip-flop y es capaz de en inglés) es quela salida es almacenar cualquier información binaria momentáneamente inválida mientras los que contenga n bits. nivel 1. La primera tareas de procesamiento de datos. donde n es el número de biestables entre la entrada y la última salida. La salida de un biestable puede conectarse a la entrada de reloj de la siguiente y así sucesivamente. Una cadena de biestables T como la descrita anteriormente también sirve para la división dela frecuencia de entrada entre en . un registro puede tener compuertas después de un flanco de reloj. Además de los flip. cambios se propagan por la cadena justo flop. Una señal repetitiva en la entrada de reloj hace que El 4093 tiene cuatro separada 2-input el biestablecambie de estado por cada NAND Schmitt trigger que se puede transición alto-bajo si su entrada T está a utilizar de forma independiente. salidas cambian en el mismo momento predeterminado. utilizar un tipo diferente de contador flopmantienen la información binaria y las síncrono. COMPONENTES. Hay dos combi nacional que realicen ciertas soluciones a este problema. Los flip.binaria. de un grupo de flip-flop y compuertas que más compleja y ampliamente usada. En su es muestrear la salida sólo cuando se definición mas amplia. más baja es la resistencia. cuya siglas. Su cuerpo Figura:3 Configuración del Integrado 4093 está formado por una célula o celda y dos patillas. En la siguiente imagen se muestra su símbolo eléctrico. La mejor basan en la capacidad del cadmio de manera de entender cómo funciona este variar su resistencia según la cantidad de es investigar el comportamiento de un luz que incide en la célula. Puede también ser llamado fotorresistor. Entradas típicas CMOS tienen un único umbral. Si la tensión aplicada a la entrada es menor que la mitad de la El valor de resistencia eléctrica de un tensión de alimentación. Usted va a probar una células son también capaces de de las puertas en el 4093 de la siguiente reaccionar a una amplia gama de manera: frecuencias. muy alto cuando está a oscuras (varios se cuenta como un '1'. Las circuito práctico. Mayor luz. luz visible. mientras que si la tensión es más en él (puede descender hasta 50 ohms) y de la mitad de la tensión de alimentación. La variación del valor de la resistencia Figura:4 Entradas típicas CMOS tiene cierto retardo. cambia su valor resistivo (Ohms) conforme a la intensidad de luz. megaohmios). Una entrada de disparador Schmitt tiene Las células de sulfuro del cadmio se dos umbrales diferentes. Fotocelda Es un componente electrónico cuya resistencia disminuye con el aumento de intensidad de luz incidente. Cuanto más dispositivo disparador de Schmitt en un luz incide. LDR. menor resistencia y viceversa. se originan de su nombre en inglés light-dependent resistor. Fotocelda o fotorresistencia. diferente si se pasa . incluyendo infrarrojo (IR). célula fotoeléctrica o resistor dependiente de la luz.. se cuenta como LDR es bajo cuando hay luz incidiendo un '0 '. fotoconductor. y ultravioleta (UV). es de noche) la lentitud de la detección entonces se mostrará un valor de salida no es importante. Esta lentitud da comporta de acuerdo a la tabla de ventaja en algunas aplicaciones. El tiempo de respuesta Es una puerta lógica digital que típico de un LDR está en el orden de una implementa la conjunción lógica -se décima de segundo. nivel alto) calles. entrada B son 1 Esta situación se representa en álgebra booleana como: X = A·B o X = AB Figura Figura: 5 Fotocelda Figura: 6 configuracion de la Compuerta AND . relojes con radio. cuando la entrada A como la entrada B También se fabrican fotoconductores de están en "1". En otras palabras la salida Ge:Cu que funcionan dentro de la gama X es igual a 1 cuando la entrada A y la más baja "radiación infrarroja". máximo. así consumo. como la función OR encuentra al medidores de luz. En otro sentido. alarmas de seguridad o sistemas de Se puede ver claramente que la salida X encendido y apagado del alumbrado de solamente es "1" (1 lógico.de oscuro a iluminado o de iluminado a Compuerta AND oscuro. como por ejemplo en cámaras. iluminación que podrían hacer inestable dependiendo de los valores de las un sensor (ej. tubo fluorescente entradas. al recibir solo alimentado por corriente alterna). Si alguna otras aplicaciones (saber si es de día o de estas entradas no son ALTAS. Ésta se filtran variaciones rápidas de entregará una salida ALTA (1). BAJA. la función de la Se fabrican en diversos tipos y pueden compuerta AND efectivamente encuentra encontrarse en muchos artículos de el mínimo entre dos dígitos binarios. siendo este caso. Esto limita a no usar los LDR en aplicaciones en las que la señal luminosa varía con rapidez. En valores altos en la puerta AND. ya que verdad mostrada a la derecha. serie o cascada. Una compuerta NAND es un El problema de poner compuertas en dispositivo lógico que opera en forma cascada. El círculo a veces se denomina 1 0 1 0 círculo inversor. es fácil crearla con mientras exista por lo menos un bajo dos compuertas AND de 2 entradas en a cualquiera de ellas. AND. Considerar el diagrama de los Se observa que la tabla de verdad símbolos lógicos de la fig. A · B a la derecha del inversor se Se puede deducir que el tiempo de añade la barra de complementaron a propagación de la señal de la entrada C la expresión booleana es menor que los de las entradas A y B obteniéndose A · B = Y a este circuito (Estas últimas deben propagarse por dos se denomina NOT-AND o NAND. solo que esta tiene 3 inversor. la tabla de verdad describe la 1 1 1 1 operación exacta de la puerta lógica . una correspondiente es similar a la mostrada puerta AND está conectada a un anteriormente. aumenta. Una puerta AND de múltiples entradas puede ser creada conectando compuertas simples en serie. 12. 13 observar que el símbolo NAND es símbolo AND con un pequeño círculo a la 1 0 0 0 salida. Esta es una forma simplificada de representar la puerta 1 1 0 0 NOT . Las entradas A y B realizan entradas. De igual manera. es que el tiempo de exactamente contraria a. una propagación de la señal desde la entrada compuerta. con valor 1. Si se necesita salida baja cuando todas sus una compuerta AND de 3 entradas y no entradas son altas y una salida alta una hay disponible. observe como sus Figura: 7 Tabla de verdad . aunque su salida ALTA se la función AND y forma la expresión cumple de la misma forma que la booleana A · B la puerta NOT invierte anterior. siendo A. se puede implementar compuertas AND de 4 o más entradas. compuertas mientras que la entrada C se propaga sólo por una compuerta). la tabla de la verdad para la puerta NAND se ilustra en la tabla 8. Tabla de Verdad Figura 8: Circuito equivalente de una compuerta A B C X NAND 0 0 0 0 0 0 1 0 El símbolo lógico convencional para la 0 1 0 0 puerta se muestra en el diagrama de la 0 1 1 0 fig. entregando una hasta la salida.Una compuerta AND puede tener Compuerta NAND muchas entradas. B y C. Figura 9: Símbolo lógico de una compuerta NAND Figura 10: Tabla de verdad de una compuerta NAND de dos entradas PROCEDIMIENTO .salida son las inversas de las salidas de la puerta AND .
Copyright © 2024 DOKUMEN.SITE Inc.