01. Flip-Flops SR Con Compuertas NAND y NOR

March 21, 2018 | Author: Jhoel David Huarancca Ordoñes Chiki | Category: Logic Gate, Digital Electronics, Digital & Social Media, Digital Technology, Areas Of Computer Science


Comments



Description

Circuitos SecuencialesAsincronos: Flip-Flops o Biestables Profesor: ing. Valentin Sarmiento SISTEMAS DIGITALES I (SD05) • Para almacenar un estado son necesarios nuevos elementos de circuito: elementos de memoria. • Se necesita que la acción del sistema tenga en cuenta las entradas y el estado del sistema. .Introducción • Muchos problemas prácticos no pueden resolverse sólo mediante definición de funciones de conmutación. formado por una combinación de compuertas lógicas que dan como resultado un dispositivo con memoria. A este Tipo de FF se les llama RS directamente acoplado o seguro. . SET para ajustar y RESET para restaurar. • Cada FF tiene dos salidas Q y Q'. • La conexión y el acoplamiento cruzado mediante la salida de una compuerta a la entrada de otra constituye una trayectoria de retroalimentación. y dos entradas. Por esta razón los circuitos se clasifican como secuenciales asíncronos. • Un circuito FF puede construirse con dos compuertas NAND o dos compuertas NOR.Introducción • Un FF Es el elemento de memoria más importante. Circuito Básico con Compuertas NOR Para representar de forma compacta el FF. . La representación que se utilizará será la indicada en la figura. no es necesario dibujar las compuertas. . Esta condición viola el hecho que las salidas sean complementarias.Tabla de Verdad (NOR) OPERACION S R Q Q’ SET 1 0 1 0 MEMORIA 0 0 1 0 RESET 0 1 0 1 MEMORIA 0 0 0 1 PROHIBIDO 1 1 0 0 Cuando se aplica un 1 en ambas entradas en el FF. Esto significa que las salidas ya no serán la negación una de la otra. tanto la salida Q como la Q´ va a 0. Diagramas de Estados Tabla de Estados . Ecuación Característica 𝑄 ∗ = 𝑆 + 𝑅� 𝑥 𝑄 Donde Q* es el valor futuro de la salida del latch en función de las dos entradas de excitación y el valor actual de dicha salida. . Una restricción en la operación del latch visto es que señales de entrada set y reset no deben ser ambas 1 al mismo tiempo pues la salida no puede ser garantizada en cierto estado. Circuito Básico con Compuertas NAND Básicamente la configuración de la compuerta NAND funciona igual que una NOR. la única variación es su tabla de verdad que a continuación presentaremos . Tabla de Verdad (NAND) OPERACION S R Q Q’ SET 1 0 0 1 MEMORIA 1 1 0 1 RESET 0 1 1 0 MEMORIA 1 1 1 0 PROHIBIDO 0 0 1 1 Ecuación Característica 𝑄 ∗ = 𝑆̅ + 𝑅 𝑥 𝑄 R’S’(00) R’S(01) RS(11) RS’(10) Q=0 - 0 0 1 Q=1 - 0 1 1 . En un conmutador este fenómeno no es evidente pero si ocurre. Esto debido a que el conmutador es un elemento mecánico. que a la hora de cerrar produce rebotes.Circuito eliminador de rebote Cuando se implementa un conmutador con el propósito de alimentar un circuito. es muy difícil lograr que esta señal de entrada sea perfecta. Estos rebotes serían similares a los de una pelota que se deja caer y al final se detiene. . Con el circuito mostrado se elimina el problema .Circuito eliminador de rebote Esta situación podría ser no deseable para el circuito que recibe la señal. una para valor normal y otra para el valor complementario del bit almacenado en el. . • Un FF tiene dos salidas.Conclusión • Un circuito formado por una combinación de compuertas lógicas que dan como resultado un dispositivo con memoria se llaman FF • Estos circuitos son celdas binarias capaces de almacenar un bit de información.
Copyright © 2024 DOKUMEN.SITE Inc.